語言:英語
網址:http://www.altera.com/products/s ... sp/dsp-builder.html
類別:數字信號開發
Altera QUARTUS II DSP Builder概述
Altera可編程邏輯器件(PLD)中的DSP系統設計需要高級算法和HDL開發工具。Altera DSP Builder將The MathWorks MATLAB和Simulink系統級設計工具的算法開發、仿真和驗證功能與VHDL綜合、仿真和Altera開發工具整合在一起,實現了這些工具的集成。
DSP Builder在算法友好的開發環境中幫助設計人員生成DSP設計硬件表征,從而縮短了DSP設計周期。已有的MATLAB函數和Simulink模塊可以和Altera DSP Builder模塊以及Altera知識產權(IP)MegaCore® 功能相結合,將系統級設計實現和DSP算法開發相鏈接。DSP Builder支持系統、算法和硬件設計共享一個公共開發平台。
設計人員可以使用DSP Builder模塊迅速生成Simulink系統建模硬件。DSP Builder包括比特和周期精度的Simulink模塊,涵蓋了算法和存儲功能等基本操作。可以使用DSP Builder模型中的MegaCore功能實現復雜功能的集成。
Altera MegaCore是高級參數化IP功能,例如有限沖擊響應(FIR)濾波器和快速傅立葉變換(FFT)等,經過配置能夠迅速方便的達到系統性能要求。MegaCore功能支持Altera的IP評估特性,使您在購買許可之前,便可以驗證功能及其時序。
利用Altera免費的OpenCore Plus評估特性,您可以進行以下工作:
- 在您的系統中仿真MegaCore功能
- 驗證設計功能,迅速直接的評估其大小和速度
- 為含有MegaCore功能的設計產生時間受限的器件編程文件
- 在硬件中進行器件編程、驗證設計
- 當您對其功能和性能結果滿意並希望將設計投產時,您只需為MegaCore功能購買一個許可即可。
DSP Builder SignalCompiler模塊讀取由DSP Builder和MegaCore模塊構建的Simulink建模文件(.mdl),生成VHDL文件和工具命令語言(Tcl)腳本,進行綜合、硬件實施和仿真。圖1所示為DSP Builder設計流程。
代碼
下載連接來自TLF,未經過安全測試與安裝測試,使用者後果自負與本人無關。
資源版權歸作者及其公司所有,如果你喜歡,請購買正版。
免責聲明:本網站內容收集於互聯網,本站不承擔任何由於內容的合法性及健康性所引起的爭議和法律責任。如果侵犯了你的權益,請通知我們,我們會及時刪除相關內容,謝謝合作! 聯系信箱:[email protected]
Copyright © 電驢下載基地 All Rights Reserved